# IPAF2029818
Formulación de métrica de evaluación de hardware para determinar la viabilidad de implementación de un algoritmo basado en ICA, en un dispositivo electrónico analógico, digital o mixto, en función del tiempo de procesamiento, consumo de potencia y costo.
2017 - 2019
Terminada
Plantear una métrica de evaluación de un algoritmo de separación de fuentes que permita identificar los emisores sonoros de interés a controlar o monitorizar (grúas, camiones, barcos, etc.), que sea implementable en un dispositivo de hardware programable (FPGA), con vistas a su futura integración en un dispositivo VLSI.
Esta investigación se centrará en el análisis, diseño y simulación de un algoritmo basado en el análisis de componente indenpendientes ICA, FastICA, utilizado para solucionar la problemática de la localización exacta de un objeto móvil. Además, el planteamiento de una métrica de evaluación de la calidad de separación de dicho algoritmo.
Robótica, Automatización e Inteligencia Artificial
Microelectrónica y procesamiento de señales
Colaboración Internacional en I+D
Panamá
FAC. DE ING. ELÉCTRICA